一、项目名称:大连理工大学FPGA教学实验平台采购项目
二、项目编号:DUTASC-2016F
263
三、采 购 人:大连理工大学
四、采购方式:竞争性磋商
五、项目概述:
本项目拟采购一套FPGA教学实验平台。
一、 设备要求
1、 实验平台采用底板加核心板、可插拔功能模块的方式构成,模块化设计,方便维修;
2、 核心板采用双核心配置,兼容Xilinx和Altera两种FPGA核心板,方便升级;
3、 功能模块采用模块化设计,以插拔的方式在底板上扩展,方便实验台硬件接口扩展;
4、 提供Verilog HDL和VHDL两种源代码;
5、 提供丰富的实验教学例程,涵盖计算机组成原理、计算机系统结构、嵌入式系统、SOC/SOPC设计四大类的实验教学应用;
6、 可运行开源32位软核处理器;
二、实验台硬件资源
1、配置Xilinx核心板和 Altera FPGA核心板
(1)、标配Altera 核心板
Altera CycloneII EP2C35F672C8N 200万门及以上;
存储器:不低于64MB SDRAM;16Mb EPCS 配置器件(可以升级成64Mb);
不低于32Mb Nor Flash(可升级成64Mb);不低于1MB SRAM;64K I2C EEPROM;
I/O接口:提供JTAG插座、AS插座、配置按钮、复位按钮、外接时钟接口等。
(2)、选配Xilinx核心板
Xilinx Spartan-3A DSP 1800a 180万门以上;
存储器:不低于64MB DDR SDRAM;不低于16Mb SPI Flash;
不低于16MB Nor Flash;不低于64K I2C EEPROM;
2、板载17键标准数字键盘
3、板载基本输入输出接口(BIOI)
具体包括:PS/2接口、至少2个RS232串口(用户串口、系统串口)、USB接口、网络接口、SD卡接口、CF卡接口、 SATA接口、 IDE接口、 485接口、 CAN接口、蜂鸣器等。
4、板载AD/DA转换模块
提供多路并行ADC、两路以上的PWM DAC输出。
5、显示设备
8寸以上分辨率为640x480的SHARP真彩26万色TFT 液晶屏,附带触摸屏;16x2 LCD字符液晶显示屏; 16x16点阵; 8位8段LED数码管; 2位8段静态高亮度LED数码管; TV 接口(支持NTSC、NTSC-EIA、PLA等视频模式);S-Vedio接口;分辨率至少1024*768的VGA 接口
6、除了必备的基础的应用例程之外,还须配套如视频、音频处理等高级应用的开发例程及DOC及PPT文档,以满足实验教学之用。
具体内容详见竞争性磋商文件。
六、发布公告日期: 2016年11月25日
七、竞争性磋商日期:2016年12月8日
八、磋商小组成员名单:丁男、徐钢、王云龙
九、评审结果:
成交供应商:北京博创智联科技有限公司
成交价格:¥231,200.00,人民币大写:贰拾叁万壹仟贰佰圆整。
大连理工大学
2016年12月8日